## VEŽBA 18

U okviru ove vežbe unapredićemo koncept **tester** klase, tako što ćemo u njoj ostaviti samo generisanje stimulus komandi i podataka, dok ćemo problem protokola predaje podataka **bfm**-u izdvojiti u posebnu **driver** klasu.

U direktorijumu:

18 Put and Get in Action,

nalaze se fajlovi: tinyalu\_bfm.sv, tinyalu\_macros.svh, tinyalu\_pkg.sv, top.sv

18\_Put\_and\_Get\_in\_Action\tb\_classes

nalaze se fajlovi: add\_test.svh, add\_tester.svh, base\_tester.svh, command\_monitor.svh, coverage.svh, driver.svh, env.svh, random\_test.svh, random\_tester.svh, result\_monitor.svh, scoreboard.svh, vcs\_base\_tester.svh

U prethodnoj vežbi (broj 17) imali smo izvor informacija kapsuliran u *producer* bloku, što je obuhvatalo generisanje podataka i postavljanje podataka na magistralu u skladu sa bfm protokolom. Ovakav pristup u kome jedan blok radi dvostruku funkciju nije dobra praksa. Dalako je bolje blok razdeliti na onaj koji generiše informacije i potom drugi blok koji te informacije predaje bfm-u u skladu sa potrebnim protokolom. Ovo razdvajanje je neophodno usvojiti kao praksu pre svega što u složenim sistemima oba ova problema predstavljaju vrlo zahtevne inženjerske zadatke i vrlo je praktično razdvojiti ih! Blok dijagram ovako unapređenog sistema dat je na slici 1.



Slika 1

Kao što je prikazano na *slici1* podelićemo operaciju na dve klase, jednu za odabir operacije, a drugu za interakciju sa *BFM*-om. Videćemo kasnije da ova podela dozvoljava mnogo veću fleksibilnost u načinu na koji naš *testbench* radi. Označeni deo testbenča je nov. Termin *driver\_h* se odnosi na objekat koji preuzima podatke iz *testbench*-a i pretvara ih u signale na *BFM*-u. Dodali smo *driver\_h* našem *testbench*-u i povezali ga sa objektom *random\_tester\_h* koristeći *fifo*.

```
Pogledajmo sada base tester, fajl base tester.svh
`ifdef QUESTA
virtual class base_tester extends uvm_component;
class base_tester extends uvm_component;
`endif
`uvm_component_utils(base_tester)
 virtual tinyalu_bfm bfm;
 uvm_put_port #(command_s) command_port;
 function void build_phase(uvm_phase phase);
   command_port = new("command_port", this);
 endfunction : build_phase
 pure virtual function operation_t get_op();
 pure virtual function byte get_data();
 task run_phase(uvm_phase phase);
   byte
           unsigned
                        iA;
   byte
           unsigned
                        iB;
   operation_t
                       op_set;
   command_s command;
   phase.raise_objection(this);
   command.op = rst_op;
   command_port.put(command);
   repeat (1000) begin : random_loop
    command.op = get_op();
    command.A = get_data();
    command.B = get_data();
    command_port.put(command);
   end:random_loop
   #500;
   phase.drop_objection(this);
 endtask: run_phase
 function new (string name, uvm_component parent);
   super.new(name, parent);
 endfunction: new
endclass: base_tester
```

Podsećamo se da *base\_tester* klasu nasleđuje naš *random\_tester*, a njega nasleđuje *add\_tester*. Za razliku od *base\_tester*-a iz vežbe broj 16, gde smo kroz njega direktno pristupali *bfm*-u, (sećamo se preuzimali smo ga iz *uvm\_config\_db* —a), ovde ćemo podatke predavati *put* metodom našeg *command\_port*-a. U ovom primeru skriptom *run.do* pozivamo testove redom prvo *random\_tester*, zatim *add\_tester*. *Base\_tester* generiše operande i komande iz metode *run\_phase* i ovog puta ih prebacuje korišćenjem *uvm\_put\_port* klase, instancirani objekat po imenu *command\_port*, a tip podatka koji se predaje je struktura *command\_s*. (već viđeno u vežbi broj 17). Fragment koda oko *run\_phase base\_tester*-a priložen je niže:

```
pure virtual function operation_t get_op();
pure virtual function byte get_data();
task run_phase(uvm_phase phase);
 byte
          unsigned
                      iA;
 byte
          unsigned
                      iB;
 operation_t
                     op_set;
 command s command;
 phase.raise_objection(this);
 command.op = rst_op;
 command_port.put(command);
 repeat (1000) begin : random_loop
  command.op = get_op();
  command.A = get_data();
  command.B = get_data();
  command_port.put(command);
 end: random loop
 #500;
 phase.drop_objection(this);
endtask: run_phase
```

Vidimo da koristimo bloking metodu za predaju command varijable *put*, a evo i motivacije, ovaj objekat ima isključivu namenu da formira komande i predaje ih *driver*-u, on se mora prilagoditi *driver*-ovom kapacitetu za prijem, odnosno apsorbciju ovih komandi i njihovu postavljanje na *bfm*. i kako mu je to jedini zadatak, prirodno je da bude u stanju čekanja (blokade) sve dok *driver* ne preuzme podatke iz *fifo*. U *run\_phase* imamo *raise\_objection*, kreiramo *rst\_op* komandu, postavljamo je u *command\_port*, startujemo petlju i popunjavamo *command*,i ponovo koristimo tu struct *command*, postavljamo *get\_op* i *get\_data*, i onda postavljamo u *command\_port*, ali pošto smo tu prethodno postavili reset operaciju, ovo će biti blokirano sve dok *driver* (kao korisnik) ne iščita aktuelni sadržaj *fifo*. Uloga *driver*-a je komunikacia sa DUT-om preko *bfm*-a. Njegov kod dat je niže:

```
class driver extends uvm_component;
`uvm_component_utils(driver)

virtual tinyalu_bfm bfm;
```

```
uvm_get_port #(command_s) command_port;
 function void build_phase(uvm_phase phase);
   if(!uvm_config_db #(virtual tinyalu_bfm)::get(null, "*", "bfm", bfm))
   $fatal("Failed to get BFM");
   command_port = new("command_port",this);
 endfunction: build_phase
 task run_phase(uvm_phase phase);
   command_s command;
   shortint result;
  forever begin: command loop
    command_port.get(command);
    bfm.send_op(command.A, command.B, command.op, result);
   end:command_loop
 endtask: run_phase
 function new (string name, uvm_component parent);
   super.new(name, parent);
 endfunction: new
endclass: driver
```

U ovom slučaju driver ima *uvm\_get\_port* koji se kreira u *build\_phase*, a zatim u *run\_phase* u beskonačnoj petlji preuzima *command\_s,* pomoću *get* metode sa *command\_port*-a, interpretirane podatke i komandu predaje *bfm*-u komandom *send\_op* i automatski preuzima *result*, koji uzgred u ovom bloku ne koristimo.

Povezivanje *random\_tester*-a sa *driver*-om urađeno je u *env* objektu. *Env* objekat izlistan je u kodu niže.

Pogledajmo njegov *connect\_phase*. Vidimo da je povezivanje urađeno korišćenjem *uvm\_tlm\_fifo* objekta, po imenu *command\_f* koji prebacuje naše *command\_s* podatke. Povezivanje *scoreboard* objekta, *coverage* objekta sa *command\_monitor*-om, odnosno *result\_monitor*-om obavljeno je na isti način kao u vežbi 16.

```
class env extends uvm_env;
`uvm_component_utils(env);

random_tester random_tester_h;
driver driver_h;
uvm_tlm_fifo #(command_s) command_f;

coverage coverage_h;
scoreboard scoreboard_h;
command_monitor command_monitor_h;
result_monitor result_monitor_h;

function void build_phase(uvm_phase phase);
```

```
command_f = new("command_f", this);
  random_tester_h = random_tester::type_id::create("random_tester_h",this);
              = driver::type_id::create("drive_h",this);
  driver_h
   coverage_h = coverage::type_id::create ("coverage_h",this);
   scoreboard_h = scoreboard::type_id::create("scoreboard_h",this);
   command_monitor_h = command_monitor::type_id::create("command_monitor_h",this);
   result_monitor_h= result_monitor::type_id::create("result_monitor_h",this);
 endfunction: build_phase
 function void connect_phase(uvm_phase phase);
   driver_h.command_port.connect(command_f.get_export);
   random_tester_h.command_port.connect(command_f.put_export);
   result_monitor_h.ap.connect(scoreboard_h.analysis_export);
   command_monitor_h.ap.connect(scoreboard_h.cmd_f.analysis_export);
   command_monitor_h.ap.connect(coverage_h.analysis_export);
 endfunction: connect_phase
 function new (string name, uvm_component parent);
   super.new(name,parent);
 endfunction: new
endclass
```